КФДЛ.431295.057ТО 2 Краткое техническое описание микроконтроллера2.1 Функциональные параметры Структурная схема микроконтроллера показана на рисунке 2.1. а дат и . дп Рисунок 2.1 – Структурная схема микроконтроллера По . В состав микроконтроллера входят функциональные элементы (см. рисунок 2.1): бл ду - процессорное ядро ARM Cortex-M4F производительностью не менее 125 миллионов инструкций в секунду с поддержкой набора одноцикловых команд умножения № в. с накоплением (блок MPU), команд централизованного управления потоком данных, Ин арифметических и логических команд и встроенным модулем обработки команд с плавающей запятой с одинарной точностью (блок FPU); № - загрузочная флеш-память (Flash) емкостью 1 Мбайт; в. ни - ОЗУ объемом 192 Кбайта; .м - пользовательская флеш-память объемом 64 Кбайта; за В - контроллер внешней статической памяти (SRAM, PROM, NOR-FLASH); - 24-канальный контроллер прямого доступа к памяти (DMA); а - схема сброса и сторожевой таймер; дат и - часы реального времени с батарейным питанием (RTC); . - синтезатор частоты на основе ФАПЧ (PLL); дп По - двенадцать двухканальных 12-разрядных АЦП с режимами цифрового компаратора . для каждого из каналов (равно или больше, равно или меньше, попадание в диапазон, дл выход из диапазона) о и функцией автоматического запуска модулей ШИМ по событию п «окончание преобразования»; № в. Ин 7