Datasheet Texas Instruments SN74SSQEC32882ZALR — Datenblatt

HerstellerTexas Instruments
SerieSN74SSQEC32882
ArtikelnummerSN74SSQEC32882ZALR
Datasheet Texas Instruments SN74SSQEC32882ZALR

JEDEC SSTE32882-kompatibler registrierter 28-Bit- bis 56-Bit-Puffer mit geringem Stromverbrauch und Adressparitätstest 176-NFBGA 0 bis 85

Datenblätter

DDR3 Register and PLL datasheet
PDF, 700 Kb, Datei veröffentlicht: Aug 24, 2011
Auszug aus dem Dokument

Preise

Status

Lifecycle StatusActive (Recommended for new designs)
Manufacture's Sample AvailabilityNo

Verpackung

Pin176
Package TypeZAL
Industry STD TermNFBGA
JEDEC CodeS-PBGA-N
Package QTY2000
CarrierLARGE T&R
Device MarkingEC32882S
Width (mm)8
Length (mm)13.5
Thickness (mm).77
Pitch (mm).65
Max Height (mm)1.2
Mechanical DataHerunterladen

Parameter

Absolute Jitter (Peak-to-Peak Cycle or Period Jitter)30 ps
FunctionDDR3 Register
Number of Outputs60
Operating Frequency Range(Max)945 MHz
Operating Frequency Range(Min)300 MHz
Operating Temperature Range0 to 85 C
Output DriveN/A mA
Package GroupNFBGA
Package Size: mm2:W x L176NFBGA: 108 mm2: 8 x 13.5(NFBGA) PKG
RatingCatalog
VCC1.35 V
t(phase error)N/A ps
tsk(o)N/A ps

Öko-Plan

RoHSCompliant

Modellreihe

Serie: SN74SSQEC32882 (1)
  • SN74SSQEC32882ZALR

Herstellerklassifikation

  • Semiconductors > Clock and Timing > Memory Interface Clocks and Registers