Datasheet Texas Instruments SN74S112AN — Datenblatt

HerstellerTexas Instruments
SerieSN74S112A
ArtikelnummerSN74S112AN
Datasheet Texas Instruments SN74S112AN

Dual JK Negative-Edge-Triggered Flip-Flops mit klarem und voreingestelltem 16-PDIP 0 bis 70

Datenblätter

Dual J-K Negative-Edge-Triggered Flip-Flops With Preset And Clear datasheet
PDF, 1.3 Mb, Datei veröffentlicht: Mar 1, 1988
Auszug aus dem Dokument

Preise

Status

Lifecycle StatusActive (Recommended for new designs)
Manufacture's Sample AvailabilityNo

Verpackung

Pin16
Package TypeN
Industry STD TermPDIP
JEDEC CodeR-PDIP-T
Package QTY25
CarrierTUBE
Device MarkingSN74S112AN
Width (mm)6.35
Length (mm)19.3
Thickness (mm)3.9
Pitch (mm)2.54
Max Height (mm)5.08
Mechanical DataHerunterladen

Parameter

Bits2
F @ Nom Voltage(Max)50 Mhz
ICC @ Nom Voltage(Max)6 mA
Output Drive (IOL/IOH)(Max)-1/20 mA
Package GroupPDIP
Package Size: mm2:W x LSee datasheet (PDIP) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyS
VCC(Max)5.25 V
VCC(Min)4.75 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)20 ns

Öko-Plan

RoHSCompliant
Pb FreeYes

Modellreihe

Serie: SN74S112A (3)

Herstellerklassifikation

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop