Datasheet Texas Instruments DS90CR217MTD — Datenblatt

HerstellerTexas Instruments
SerieDS90CR217
ArtikelnummerDS90CR217MTD
Datasheet Texas Instruments DS90CR217MTD

+ 3,3 V Daten-Strobe-LVDS-21-Bit-Kanalverbindungssender mit steigender Flanke - 85 MHz 48-TSSOP -10 bis 70

Datenblätter

DS90CR217 +3.3V Rising Edge Data Strobe LVDS 21-Bit Channel Link - 85 MHz datasheet
PDF, 944 Kb, Revision: A, Datei veröffentlicht: Feb 19, 2013
Auszug aus dem Dokument

Preise

Status

Lifecycle StatusNRND (Not recommended for new designs)
Manufacture's Sample AvailabilityNo

Verpackung

Pin4848
Package TypeDGGDGG
Industry STD TermTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-G
Package QTY3838
CarrierTUBETUBE
Device Marking>BDS90CR217MTD
Width (mm)6.16.1
Length (mm)12.512.5
Thickness (mm)1.151.15
Pitch (mm).5.5
Max Height (mm)1.21.2
Mechanical DataHerunterladenHerunterladen

Ersatz

ReplacementDS90CR217MTD/NOPB
Replacement CodeS

Parameter

Clock Max85 MHz
Clock Min20 MHz
Compression Ratio21 to 3
Data Throughput1785 Mbps
ESD7 kV
FunctionSerializer
Input CompatibilityLVCMOS
Operating Temperature Range-10 to 70 C
Output CompatibilityLVDS
Package GroupTSSOP
Package Size: mm2:W x L48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) PKG
Parallel Bus Width21 bits
ProtocolsChannel-Link I
RatingCatalog
Supply Voltage(s)3.3 V

Öko-Plan

RoHSSee ti.com

Anwendungshinweise

  • Improving the Robustness of Channel Link Designs with Channel Link II Ser/Des (Rev. A)
    PDF, 62 Kb, Revision: A, Datei veröffentlicht: Apr 26, 2013
    This application note discusses how system designers are able to use Channel Link II ser/Des to improve old and new channel link designs.
  • CHANNEL LINK Moving and Shaping Information In Point-To-Point Applications
    PDF, 269 Kb, Datei veröffentlicht: Oct 5, 1998
  • Multi-Drop Channel-Link Operation
    PDF, 212 Kb, Datei veröffentlicht: Oct 4, 2004
  • AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines
    PDF, 245 Kb, Datei veröffentlicht: May 15, 2004
    Application Note 1108 Channel-Link PCB and Interconnect Design-In Guidelines
  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Datei veröffentlicht: Jan 13, 2016

Modellreihe

Herstellerklassifikation

  • Semiconductors > Interface > LVDS/M-LVDS/PECL > SerDes/Channel-Link