Datasheet Texas Instruments SN74F112DRE4 — Datenblatt

HerstellerTexas Instruments
SerieSN74F112
ArtikelnummerSN74F112DRE4
Datasheet Texas Instruments SN74F112DRE4

Duales JK-Flip-Flop mit negativer Flanke und klarem und voreingestelltem 16-SOIC 0 bis 70

Datenblätter

Dual Negative-Edge-Triggered J-K Flip-Flop With Clear And Preset datasheet
PDF, 639 Kb, Revision: A, Datei veröffentlicht: Oct 1, 1993
Auszug aus dem Dokument

Preise

Status

Lifecycle StatusActive (Recommended for new designs)
Manufacture's Sample AvailabilityNo

Verpackung

Pin16
Package TypeD
Industry STD TermSOIC
JEDEC CodeR-PDSO-G
Package QTY2500
CarrierLARGE T&R
Device MarkingF112
Width (mm)3.91
Length (mm)9.9
Thickness (mm)1.58
Pitch (mm)1.27
Max Height (mm)1.75
Mechanical DataHerunterladen

Parameter

Bits2
F @ Nom Voltage(Max)70 Mhz
ICC @ Nom Voltage(Max)19 mA
Output Drive (IOL/IOH)(Max)-1/20 mA
Package GroupSOIC
Package Size: mm2:W x L16SOIC: 59 mm2: 6 x 9.9(SOIC) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyF
VCC(Max)5.5 V
VCC(Min)4.5 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)7.5 ns

Öko-Plan

RoHSCompliant

Modellreihe

Herstellerklassifikation

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop